您好!歡迎光臨烜芯微科技品牌官網(wǎng)!

深圳市烜芯微科技有限公司

ShenZhen XuanXinWei Technoligy Co.,Ltd
二極管、三極管、MOS管、橋堆

全國服務(wù)熱線:18923864027

  • 熱門關(guān)鍵詞:
  • 橋堆
  • 場效應(yīng)管
  • 三極管
  • 二極管
  • ??MOS管知識解析|怎么降低MOS的失效率
    • 發(fā)布時間:2020-11-28 15:33:05
    • 來源:
    • 閱讀次數(shù):
    MOS管知識解析|怎么降低MOS的失效率
    如何以最小代價降低MOS的失效率
    如何降低MOS的失效率:在高端MOS的柵極驅(qū)動電路中,自舉電路因技術(shù)簡單、成本低廉得到了廣泛的應(yīng)用。然而在實際應(yīng)用中,MOS常莫名其妙的失效,有時還伴隨著驅(qū)動IC的損壞。如何解決?一個合適的電阻就可搞定問題。
    【問題分析】
    降低MOS的失效率
    圖為典型的半橋自舉驅(qū)動電路,由于寄生電感的存在,在高端MOS關(guān)閉后,低端MOS的體二極管鉗位之前,寄生電感通過低端二極管進(jìn)行續(xù)流,導(dǎo)致VS端產(chǎn)生負(fù)壓,且負(fù)壓的大小與寄生電感與成正比關(guān)系。
    該負(fù)壓會把驅(qū)動的電位拉到負(fù)電位,導(dǎo)致驅(qū)動電路異常,還可能讓自舉電容過充電導(dǎo)致驅(qū)動電路或者柵極損壞。由于IC的驅(qū)動端通常都有寄生二極管,當(dāng)瞬間的大電流流過驅(qū)動口的二極管時,很可能引發(fā)寄生SCR閉鎖效應(yīng),導(dǎo)致驅(qū)動電路徹底損壞。
    【解決方法】
    降低MOS的失效率
    如何降低MOS的失效率:如上圖所示,在自舉驅(qū)動芯片VS端與Q1的源極之間增加一個電阻Rvs,該電阻不僅是自舉限流電阻,同時還是導(dǎo)通電阻和關(guān)斷電阻。
    由于占空比受自舉電容影響,該電阻值一般不能取得較大,推薦值為3~10Ω較為適宜。電阻和自舉電容的容值與其充電時間可以由以下公式得出:
    降低MOS的失效率
    其中C是自舉電容容值,D為最大占空比
    對于減小高端MOS驅(qū)動的寄生振蕩,除通過增加驅(qū)動端的電阻發(fā)揮作用外,在印制電路板的設(shè)計中,還可注意以下一些細(xì)節(jié),將寄生振蕩降到最低。
    如:自舉二極管應(yīng)緊靠自舉電容,功率布線盡量短且走線圓滑,直插器件應(yīng)緊貼PCB以減小寄生電感等。
    烜芯微專業(yè)制造二極管,三極管,MOS管,橋堆等20年,工廠直銷省20%,4000家電路電器生產(chǎn)企業(yè)選用,專業(yè)的工程師幫您穩(wěn)定好每一批產(chǎn)品,如果您有遇到什么需要幫助解決的,可以點擊右邊的工程師,或者點擊銷售經(jīng)理給您精準(zhǔn)的報價以及產(chǎn)品介紹
    相關(guān)閱讀