您好!歡迎光臨烜芯微科技品牌官網(wǎng)!

深圳市烜芯微科技有限公司

ShenZhen XuanXinWei Technoligy Co.,Ltd
二極管、三極管、MOS管、橋堆

全國服務(wù)熱線:18923864027

  • 熱門關(guān)鍵詞:
  • 橋堆
  • 場效應(yīng)管
  • 三極管
  • 二極管
  • SOC低功耗,低功耗電路設(shè)計方法介紹
    • 發(fā)布時間:2022-12-03 16:06:47
    • 來源:
    • 閱讀次數(shù):
    SOC低功耗,低功耗電路設(shè)計方法介紹
    針對功耗來源,提出低功耗設(shè)計常用方法。
    降低電源電壓;
    減小負(fù)載電容;
    減少MOS管數(shù)量;
    減小連線電容
    減少電荷分享的影響(對動態(tài)電路)
    節(jié)點開關(guān)活動因子的影響;
    從算法和體系結(jié)構(gòu)角度優(yōu)化;
    選擇具有低功耗功能器件;
    時鐘門控;
    提高工藝
    使用新型低功耗器件和材料,減少晶體管尺寸,如從28nm到16nm等。
    時鐘門控技術(shù)
    頻繁的信號翻轉(zhuǎn)會造成很大的短路電流,以及對負(fù)載電容進(jìn)行頻繁的充放電,即增大所謂的內(nèi)部功耗(Internal Power)和切換功耗(Switch Power)。
    在現(xiàn)代數(shù)字集成電路設(shè)計中,時鐘信號作為數(shù)據(jù)傳輸?shù)幕鶞?zhǔn),對于同步數(shù)字系統(tǒng)的功能、性能和穩(wěn)定性起決定性的作用。
    通常時鐘信號有高扇出,高頻率,路徑長的特點,在當(dāng)前的高端SoC系統(tǒng)中,時鐘頻率已經(jīng)超過1GHz,所以時鐘樹上消耗的功耗十分的可觀,大約占到系統(tǒng)總功耗的30%到40%。同時時鐘信號連接時序單元,如寄存器和鎖存器,所以這些時序單元上同樣消耗了不可忽視的動態(tài)功耗。
    門控時鐘技術(shù)作為一項傳統(tǒng)的降低動態(tài)功耗的技術(shù)被廣泛應(yīng)用于現(xiàn)代數(shù)字集成電路設(shè)計中,即用一個控制信號控制時鐘的開啟和關(guān)閉,在模塊不工作時關(guān)閉時鐘,在需要工作的時候,打開時鐘,從而通過降低觸發(fā)器總的翻轉(zhuǎn)率達(dá)到降低功耗的目的,其特點為實現(xiàn)簡單,并且十分有效。
    SOC低功耗
    通過用EN信號控制時鐘信號的開關(guān),在EN信號無效時,寄存器的時鐘端將保持一個定值,D端的數(shù)值將不能傳到Q端。
    多電壓域技術(shù)
    芯片的動態(tài)功耗正比于電壓值的平方,靜態(tài)功耗正比于電壓值,因此芯片的電壓域管理策略對芯片的功耗影響很大。
    多電壓域技術(shù)是按照芯片功能和應(yīng)用需要,將不同的邏輯模塊放置在不同的電壓域中,這些電壓域由電源管理模塊分別獨立供電,使得不同的邏輯模塊可以在不同的電壓下工作。
    例如,某一段時間內(nèi),某些性能要求不高的模塊可位于低電壓域中,而性能要求較高模塊的供電電壓相應(yīng)較高,且多電壓域技術(shù)也是動態(tài)電壓頻率縮放(Dynamic Voltage and Frequency Scaling , DVFS)、靜態(tài)電壓縮放(Static Voltage Scaling, SVS)、自適應(yīng)電壓縮放(Adaptive Voltage Scaling, AVS)設(shè)計的基礎(chǔ)。
    電路采用多電壓域技術(shù)會給設(shè)計帶來一些的新的挑戰(zhàn):
    信號在不同電壓域之間傳遞,需要插入電平轉(zhuǎn)換器(Level Shifter)實現(xiàn)電平轉(zhuǎn)換。
    由于芯片各個模塊會工作在多種電壓下,因此在各種電壓下的時序要求都要滿足,加大了靜態(tài)時序分析(Static Timing Analysis ,STA)的復(fù)雜度。
    電源網(wǎng)格(Power grids)的布局規(guī)劃、模塊接口單元的電源布線等都變得更復(fù)雜。
    板級上需要更多電壓調(diào)節(jié)器來提供各種不同電壓,增加板級設(shè)計的復(fù)雜度。
    由于各個模塊電壓不同,模塊間上電/下電順序也需要仔細(xì)設(shè)計以避免電路出現(xiàn)死鎖。
    電源門控技術(shù)
    隨著工藝技術(shù)的發(fā)展,由漏電流所產(chǎn)生的功耗所占的總功耗比例越來越大。對于諸如手機的手持移動設(shè)備中的SoC芯片,休眠模式下漏電流功耗的大小是設(shè)計者在設(shè)計時必須考慮的設(shè)計因素。
    對于希望在休眠模式下盡量節(jié)省功耗的設(shè)計來說,最好的辦法是,將處于休眠模式狀態(tài)的模塊的供電電源關(guān)斷而保持其它模塊的正常供電,這種技術(shù)叫電源門控技術(shù)。
    電源門控技術(shù)與時鐘門控技術(shù)相比,時鐘門控降低的僅僅是電路的動態(tài)功耗,而電源門控不僅降低動態(tài)功耗,而且降低靜態(tài)功耗。
    時鐘門控技術(shù)不影響設(shè)計電路的功能,也無須修改RTL(Register Transfer Level)代碼,它在設(shè)計和實現(xiàn)上可以是對設(shè)計者透明的,而電源門控技術(shù)影響各模塊之間的相互連接,安全進(jìn)入和退出電源門控模式會增加很多額外的操作。
    電源門控一般有兩種方法來實現(xiàn):
    外部電源門控(external power gating)。實現(xiàn)電源門控最基本的方法,適于消耗漏電功耗較少但關(guān)斷時間較長的設(shè)計。
    舉個例子,一個SoC系統(tǒng)在板極上有CPU的專用電源,這個電源只提供電壓給CPU。外部電源門控技術(shù)就是,可以關(guān)閉這個電源以使CPU在非活動狀態(tài)時漏電功耗減小到零。但這種做法也需要最長的時間對電源門控的模塊進(jìn)行供電和數(shù)據(jù)的重新加載。
    內(nèi)部電源門控(on-chip power gating)。內(nèi)部電源門控是指在芯片內(nèi)部用一些專門的邏輯單元如電源門控單元來控制所選模塊的供電情況。
    外部電源門控技術(shù)與內(nèi)部電源門控技術(shù)均能實現(xiàn)將電壓域中電壓關(guān)斷從而最大限度地減小漏電功耗的目的,但在物理實現(xiàn)過程中,內(nèi)部電源門控技術(shù)要復(fù)雜得多。
    器件低功耗
    SOC系統(tǒng)中各個器件選型時,選擇具備低功耗功能器件,但器件無業(yè)務(wù)工作需求時,可以進(jìn)入低功耗狀態(tài)。
    RTL級優(yōu)化
    不同的RTL(RegisterTransferLevel,寄存器傳輸級)代碼,也會產(chǎn)生不同的功耗,而且RTL代碼的影響比軟件代碼產(chǎn)生的影響可能還要大。因為,RTL代碼最終會實現(xiàn)為電路。電路的風(fēng)格和結(jié)構(gòu)會對功耗產(chǎn)生相當(dāng)重要的影響。
    RTL級代碼優(yōu)化主要包括:
    ①對于CPU來說,有效的標(biāo)準(zhǔn)功耗管理有睡眠模式和部分未工作模塊掉電。
    ②硬件結(jié)構(gòu)的優(yōu)化包括能降低工作電壓Vdd的并行處理、流水線處理以及二者的混合處理。
    ③降低寄存電容C的片內(nèi)存儲器memory模塊劃分。
    ④降低活動因子a的信號門控、減少glitch(毛刺)的傳播長度、Glitch活動最小化、FSM(有限狀態(tài)機)狀態(tài)譯碼的優(yōu)化等。
    ⑤由硬件實現(xiàn)的算法級的功耗優(yōu)化有:流水線和并行處理、Retiming(時序重定)、Unfolding(程序或算法的展開)、Folding(程序或算法的折疊)等等基本方法以及其組合。
    后端綜合與布線優(yōu)化
    SoC的功耗與寄生電容的充放電有很大的關(guān)系,作為后端綜合與布線,同樣也可采取一些措施來減少寄存器電容。能夠優(yōu)化電路,減少操作(電路的操作),選擇節(jié)能的單元庫,修改信號的相關(guān)關(guān)系,再次綜合減少毛刺的產(chǎn)生概率。
    實際上,這個部分與使用的工具相關(guān)。與軟件部分有相同之處,后端綜合與布線同軟件的編譯差不多。軟件編譯的結(jié)果是產(chǎn)生可執(zhí)行的機器代碼;而RTL的綜合與布線是把RTL代碼編譯成真實的電路。
    但是,后端綜合與布線優(yōu)化比較編譯優(yōu)化有更好的效果。這是因為一段RTL代碼所對應(yīng)的電路是能夠有多種形式的;同時現(xiàn)有些編譯器會根據(jù)設(shè)計者提供的波形,智能地修改電路(前提是最終電路的效果還是一樣的),編譯器就會實行相關(guān)的優(yōu)化。
    但是后端綜合的優(yōu)化與RTL級代碼優(yōu)化和時鐘控制相比,同樣的RTL級與時鐘優(yōu)化所產(chǎn)生的影響要遠(yuǎn)大于用編譯工具所產(chǎn)生的影響。
    功耗的精確計算
    后端綜合與布線工具不但能夠根據(jù)基本單元提供的功耗參數(shù)實行優(yōu)化,還能夠根據(jù)這些參數(shù)估算出整個SoC的功耗。正因為有這樣一些工具,使我們能夠精確地知道我們所設(shè)計的是否達(dá)到設(shè)計要求。
    萬一設(shè)計功耗不符合總體要求,則可能要求從系統(tǒng)級到物理綜合布線都要做出檢查與分析,做出可能的改進(jìn),盡可能地減少功耗以達(dá)到設(shè)計要求。
    自適應(yīng)閾值電壓調(diào)節(jié)技術(shù)
    自適應(yīng)閾值電壓調(diào)節(jié)技術(shù)(Adaptive Voltage Scaling,AVS)技術(shù)的基本思想是將PVT因素對電路的影響歸為延時特性的變化,在電路中加入監(jiān)測單元監(jiān)測延時信息,根據(jù)電路延時調(diào)節(jié)電壓,降低設(shè)計階段預(yù)留的電壓余量,從而使芯片處于最佳能效狀態(tài),降低功耗。
    AVS技術(shù)利用硬件調(diào)節(jié)電壓,無需軟件執(zhí)行,調(diào)節(jié)效率高且不影響系統(tǒng)性能;它可以降低工藝偏差、溫度及老化對芯片的影響,提高芯片的產(chǎn)量與質(zhì)量,還可以降低芯片電源IR-drop的影響;另外它只需在SoC中添加少量監(jiān)測電路即可實現(xiàn),額外的面積及功耗消耗都不大。
    AVS的監(jiān)控單元有兩種常用的方法。
    一種是環(huán)形振蕩器監(jiān)控的方法,環(huán)形振蕩器的監(jiān)控方法是在芯片中放置工作在相同環(huán)境(工藝、電壓、溫度相同)下的環(huán)形振蕩器,通過環(huán)形振蕩器的振蕩頻率可以知道在當(dāng)前溫度、工藝環(huán)境下頻率與電壓的關(guān)系,從而達(dá)到對整個芯片的工作環(huán)境進(jìn)行監(jiān)控的目的。
    另一種是關(guān)鍵路徑監(jiān)控方法,通過可配置的延遲鏈來復(fù)制關(guān)鍵路徑,使可配置的延遲鏈的延遲長度和關(guān)鍵路徑相同,這些可配置的延遲鏈包含反相器、與非門和線延遲等等。一個典型的關(guān)鍵路徑監(jiān)控示意圖如圖所示。其中時間數(shù)字轉(zhuǎn)換器(Time Digitizer),是通過傳輸門和觸發(fā)器組成的。
    〈烜芯微/XXW〉專業(yè)制造二極管,三極管,MOS管,橋堆等,20年,工廠直銷省20%,上萬家電路電器生產(chǎn)企業(yè)選用,專業(yè)的工程師幫您穩(wěn)定好每一批產(chǎn)品,如果您有遇到什么需要幫助解決的,可以直接聯(lián)系下方的聯(lián)系號碼或加QQ/微信,由我們的銷售經(jīng)理給您精準(zhǔn)的報價以及產(chǎn)品介紹
     
    聯(lián)系號碼:18923864027(同微信)
    QQ:709211280

    相關(guān)閱讀